La estructura del chip de reloj
La disposición de los pines en DS1302, donde Vcc1 es la fuente de alimentación de respaldo y VCC2 es la fuente de alimentación principal. El reloj puede seguir funcionando cuando se apaga la fuente de alimentación principal. El DS1302 funciona con Vcc1 o Vcc2, el que sea mayor. Cuando Vcc2 es mayor que Vcc1+0.2V, Vcc2 suministra energía al DS1302. Cuando Vcc2 es menor que Vcc1, el DS1302 funciona con Vcc1. X1 y X2 son fuentes de oscilación, conectadas a un oscilador de cristal externo de 32,768 kHz. Restablecimiento RST/selección de línea de chip, todas las transferencias de datos se inician configurando el controlador de entrada RST en alto. La primera entrada tiene dos funciones: primero, RST activa la lógica de control, permitiendo que una secuencia de dirección/comando se introduzca en el registro de desplazamiento; segundo, RST proporciona un método para terminar una transferencia de datos de un solo byte o de varios bytes. Cuando RST es alto, todas las transferencias de datos se inicializan, lo que permite la operación en el DS1302. Si RST se establece en un nivel bajo durante la transmisión, la transferencia de datos finalizará y el pin de E/S pasará a un estado de alta impedancia. Durante la operación de encendido, RST debe permanecer bajo hasta que Vcc ≥ 2,5 V. RST solo se puede configurar en alto cuando SCLK está en nivel bajo. E/S es un terminal de entrada y salida de datos en serie (bidireccional), que se describirá en detalle más adelante. SCLK siempre está comprometido.